# Montages à MOS discrets 1

## But de la manipulation

Lors de ce laboratoire, vous allez manipuler un composant désormais omniprésent en électronique : le transistor MOS.

Ce premier laboratoire vous permettra de mieux en comprendre le fonctionnement et de l'utiliser pour amplifier des signaux analogiques. Vous serez pour cela amener à étudier le montage en source commune.

Vous allez également apprendre la suite de simulation Orcad/PSpice, un outil de simulation extrêmement puissant pour les montages électroniques.

# <u>Prérequis</u>

Avant d'entrer au laboratoire, il vous et demandé de relire les chapitres 3 (transistors à effet de champ) et 4 (Etages amplificateurs à un MOS)

# **Prédéterminations**

Préparer les points 3.1.1 et 3.1.2.

## **Objectifs**

A la fin de ce laboratoire vous devez être capable :

- d'expliquer le fonctionnement du transistor MOS
- de relever et utiliser les différentes caractéristiques
- de dimensionner un montage amplificateur en source commune

LABO1: Montages à MOS discrets 1

# **Manipulation**

# 1. Introduction

Au cours de ce labo, vous allez manipuler et simuler un montages à transistors MOS. Dans les laboratoires suivants, vous réaliserez ce montage sur PCB en utilisant la suite de CAO Altium.

Nous allons utiliser des NMOS ALD1106 et des PMOS ALD1107, qui seront utilisés dans votre montage à PCB. Attention! Comme il s'agit ici de vrais transistors, on verra durant les simulations (qui utilisent des modèles plus compliqués que ceux vus au cours) que les caractéristique ne correspondent pas toujours exactement aux modèles vus au cours! Nous aurons également une différence entre les valeurs prédéterminées et les valeurs simulées et obtenues expérimentalement.

Ce premier laboratoire se concentrera sur un montage amplificateur basique : le montage en source commune. Vous serez d'abord amenés à étudier les caractéristiques externes du transistor avant d'en déduire les composants à ajouter afin d'obtenir l'amplification voulue.

# 2. Caractéristiques du MOS

Un transistor MOS étant essentiellement une source de courant commandée en tension, vous allez commencer par étudier les caractéristiques de transfert.



- ouvrir un nouveau projet et placez-y un transistor NMOS ALD1106 de la bibliothèque ALD
- ajouter les sources nécessaires et relevez la caractéristique de transfert  $i_D = f(v_{GS})$  pour une tension d'alimentation  $v_{DS}$  de 10V à l'aide d'une simulation DC Sweep.
- ajoutez un axe Y (Plot/Add Y axis) et tracez la transconductance  $g_m(V_{GS}) = \frac{\partial i_D}{\partial v_{GS}}$  à l'aide de la fonction D() de PSpice
- En déduire
  - o la forme mathématique de la caractéristique de transfert.
  - o la valeur de la tension de seuil.
  - o la valeur du facteur  $K = k'_n W/L$  et l'équation de la fonction de transfert.
- Double-cliquer sur l'axe d'abscisse et choisir  $i_D$  comme variable pour pouvoir afficher  $g_m = \left(\frac{\partial v_{GS}}{\partial i_D}\right)^{-1}$ Donner l'équation théorique de cette courbe, tracez-là sur le même graphique pour vérifier la correspondance?
- Relevez la caractéristique de sortie  $i_D = f(v_{DS})$  du transistor en faisant varier  $v_{DS}$  de 0V à 10V à l'aide d'un DC Sweep. Cochez l'option *Parametric Sweep* pour tracer un réseau de courbes en faisant varier la tension  $v_{GS}$  de 2 à 10V par pas de 2V

LABO1 : Montages à MOS discrets 1

- Repérez la zone ohmique et la zone de pincement. Pointer sur chaque courbe la frontière de la zone de pincement. Tracer sur ce même graphique la courbe théorique donnant la frontière du pincement et vérifier la correspondance.
- Utiliser la fonction  $Trace>Evaluate\ Measurement\ pour\ mesurer la valeur du paramètre <math>r_o$  pour chaque valeur de  $v_{GS}$  et comparer à la valeur théorique sachant que  $V_A=-100\ V$  pour le ALD1106 (ceci est une valeur approximative ! Considérez l'ordre de grandeur plutôt que la valeur exacte !).

| $v_{GS}$        | 2 | 4 | 6 | 8 | 10 |
|-----------------|---|---|---|---|----|
| $r_o$ théorique |   |   |   |   |    |
| $r_o$ simulé    |   |   |   |   |    |

# 3. L'amplificateur en source commune

LABO1: Montages à MOS discrets 1

#### 3.1. Prédéterminations

Nous allons maintenant étudier l'amplificateur de tension MOS le plus simple : le montage en source commune.



Les résistances  $R_1$ ,  $R_2$  servent à fixer la tension de polarisation de la grille.

(note : comme dans le cours, les grandeurs liées à la polarisation seront notées en majuscules avec indice majuscule, par exemple  $V_{GS}$ . Les grandeurs liées aux petits signaux seront notées en minuscules avec indice minuscule, par exemple  $v_{as}$ .)

# 3.1.1. Schéma à petits signaux

Avant de lancer une simulation, il faut pouvoir dimensionner les éléments du montage  $R_1$ ,  $R_2$  et  $R_D$ ; vous allez donc commencer par étudier le comportement du montage pour des faibles variations de tension autour du point de polarisation.

Voir photo 26/04/2024

- Etablissez le schéma équivalent à petits signaux du montage, en supposant que la fréquence du signal d'entrée est suffisante pour pouvoir considérer que le condensateur d'entrée est un court-circuit. Par quoi remplace-t-on le transistor et les sources continues ?
- Déduisez-en l'expression du gain à petits signaux  $A_{\infty} = \frac{v_{out}}{v_{in}}$
- Montrez en quoi ce gain dépend du point de fonctionnement
- Donnez l'expression de l'impédance d'entrée et de l'impédance de sortie du montage

R\_OUT=(r\_0\*R\_D)/(r\_0+R\_D)

# 3.1.2. Calcul du point de polarisation

L'amplificateur demandé devra voir les caractéristiques suivantes :

- $I_D = 500 \, \mu A$
- Gain en tension : -5
- $V_{DD} = 10V, V_{SS} = 0V$

Nous allons commencer par calculer le point de repos :

- Sur base des caractéristiques du transistor mesurées précédemment, calculez les tensions et courants de polarisation du montage, ainsi que la valeur de de la résistance R<sub>D</sub>
- Dimensionnez le diviseur résistif d'entrée. Quel ordre de grandeur allez-vous choisir pour ces résistances ? Une bonne pratique est que la somme des deux résistances vaut 10 MΩ.

#### 3.2. Simulations

R\_1=2.44 MOhm R 2=7.56 MOhm

Ouvrez le projet Ampli Source Commune.opj.

### 3.2.1. Polarisation

 Ajuster les valeurs des résistances et vérifier par une simulation BIAS que les grandeurs de polarisation sont correctes.

# 3.2.2. Caractéristiques de l'ampli à vide à petits signaux

r\_0=V\_A/I\_D (connu)

Il ne vous reste plus qu'à caractériser votre amplificateur

- Sur base du schéma à petits signaux, quelles sont impédances d'entrée et de sortie du montage en première approximation.
- Dimensionnez le condensateur d'entrée pour que le montage fonctionne correctement pour un signal d'entrée dont la bande passante s'étend de 100Hz à 100kHz.
- Al'aide d'une simulation fréquentielle (AC Sweep) sur une plage de fréquence de 1Hz à 10GHz, mesurer la bande passante et le gain dans la bande passante.
- Qu'est-ce qui fixe les deux fréquences de coupure
   f1: par RC entrée
   f2: freq de transition du NMOS
- Le gain n'est pas exactement celui recherché, évaluez r₀ et montrez son influence sur le gain
- A l'aide du transistor M2 tracer la caractéristique de sortie  $i_D = f(v_{DS})$  pour la valeur actuelle de  $V_{GS}$  (utilisez DC sweep). Tracer sur le même diagramme la courbe donnant la limite de pincement (comme dans le point 2) et la droite de charge liée à  $R_d$  de l'étage amplificateur. Quelles sont les limites de la tension de sortie ?

  On met V\_GS=2.44

  V\_DD=R\_D\*I\_D + V\_DS
- faire une simulation temporelle (simulation *time domain* de 0 à 1 ms) paramétrique pour  $v_{in}$  allant de 10mV à 3.4V en progression logarithmique avec 2 point par décade. Demander l'analyse de Fourier (Edit simulation profile>Onglet Analysis>bouton *Output File Option*/cocher *Perform Fourier Analysis* et spécifier la fréquence fondamentale de 10kHz et 5 harmoniques et output variable V(out)). Simuler dans le domaine temporel et observer la distorsion
- faire une FFT et constater l'enrichissement du contenu harmonique.

THD <= 5% c'est OK, sinon pas bien

 Visualiser le fichier de sortie (View/Output file) et relever les valeurs de THD (TOTAL HARMONIC DISTORSION)

| 2.0.0.   | 0.0.0 | • • • |        |       |       |    |       |  |  |  |  |
|----------|-------|-------|--------|-------|-------|----|-------|--|--|--|--|
| $v_{in}$ |       | 10mV  | 31.6mV | 100mV | 316mV | 1V | 3.16V |  |  |  |  |
| THD      |       |       |        |       |       |    |       |  |  |  |  |

Quelle plage de tension d'entrée peut-on utiliser pour maintenir la distorsion en dessous de 5%?
 Comparer par rapport à la théorie vue au cours.

### 3.2.3. Fonctionnement en charge

Dans le schéma, on a prévu le condensateur de liaison de sortie et une résistance de charge de paramétrable de valeur RLval. Ce dipôle est connecté à VDD (simplement pour éviter une erreur de netlist en laissant un nœud flottant). Il suffit de le connecter à la sortie de l'ampli pour mettre l'ampli en charge.

- Que représente cette résistance R<sub>L</sub> ?
- Complétez le schéma à petits signaux et déduisez-en le gain en charge pour $R_L = 9.4 \ k\Omega$ . En déduire une méthode de mesure de la résistance de sortie de l'ampli.
- Ajoutez la droite de charge dynamique au plan I<sub>D</sub>(V<sub>DS</sub>). Montrer que la présence de R<sub>L</sub> change à la fois le gain et les limites da plage de fonctionnement.
- Reprenez la simulation en AC sweep, ajoutez-y un *Parametric Sweep* sur  $R_L$ , en prenant 2 valeurs:  $9.4k\Omega$  et une valeur qui peut être considérée comme mettant l'ampli à vide et comparer.